您现在的位置是:主页 > 控制 > 定时控制电路图 >

采用555时基集成电路的时间累积电路-定时控制电路图

发布时间:2023-04-13 05:54:52所属栏目:定时控制电路图 已帮助编辑作者:电路图知识网

采用555时基集成电路的时间累积电路

它可以对某设备运行
时间进行累计。由555时基集成电路等构成自激
振荡电路。调节电位器RP,可使A的3脚输出
周期为Imin、脉宽为Is的脉冲。该脉冲点亮发
光二极管VL,并触发双向晶闸管V,使其导
通,电磁计数器P得电,跳动一个数字,表明
设备又运行Imin。如果计数器型号为JFMs-
61S,最大计数值可达999999。如Imin计一个
数,则最大可计16666. 65h,合694天。如果改动电路中的Ri、R2、R3和C3的值,可使
计数的时间单位改变,以满足不同的计时需要。
计数器带有手动复位按钮,可定期抄写累计数据后将其复位。该电路不需后备电源,停
电后不影响计数值的保持。

Tags:

本人名片

姓名:曾工

职业:企业网络IT外包维护

现居:深圳罗湖宝能大厦附近

电话:15768114603